Juha
Plosila
professori, robotiikka ja autonomiset järjestelmät
Head of the Robotics and Autonomous Systems Unit
Linkit
Julkaisut
Fault Tolerant Distributed Routing Algorithms for Mesh Networks-on-Chip (2009)
International Symposium on Signals, Circuits and Systems
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))
Self-Timed Thermal Sensing and Monitoring of Multicore Systems (2009)
IEEE Design and Diagnostics of Electronic Circuits and Systems (DDECS)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))
AREA EFFICIENT DELAY-INSENSITIVE AND DIFFERENTIAL CURRENT SENSING ON-CHIP INTERCONNECT (2008)
2008 IEEE International SOC Conference
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))
Current mode on-chip interconnect using level-encoded two-phase dual-rail encoding (2007)
2007 IEEE International Symposium on Circuits and Systems, IEEE International Symposium on Circuits and Systems. Proceedings
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))
High-performance long NoC link using delay-insensitive current-mode signaling (2007)
(Vertaisarvioitu alkuperäisartikkeli tai data-artikkeli tieteellisessä aikakauslehdessä (A1))Analysis of crosstalk and process variations effects on on-chip interconnects (2006)
2006 International Symposium on System-on-Chip
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))
Delay-insensitive on-chip communication link using low-swing simultaneous bidirectional signaling (2006)
IEEE Computer Society Annual Symposium on Emerging VLSI Technologies and Architectures
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))
Full-duplex link implementation using dual-rail encoding and multiple-valued current-mode logic (2006)
2006 IEEE International Symposium on Circuits and Systems, IEEE International Symposium on Circuits and Systems. Proceedings
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))
Reliable asynchronous links for SoC (2005)
2005 International Symposium on System-on-Chip
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))
On asynchronous full-duplex dual-rail link with multiple-valued current-mode signaling (2005)
2005 NORCHIP
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))