Juha
Plosila
professori, robotiikka ja autonomiset järjestelmät
Head of the Robotics and Autonomous Systems Unit
Linkit
Julkaisut
Efficient Bytecode Optimizations for a Multicore Java Co-Processor System (2010)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))High-Performance TSV Architecture for 3-D ICs (2010)
IEEE Computer Society Annual Symposium on VLSI
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))
Multi-Application Multi-Step Mapping Method for Many-Core Network-on-Chips Platforms (2010)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))Research and Practices on 3D Networks-on-Chip Architectures (2010)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))A Dynamic Fault-Tolerant Remapping Algorithm Based on Tree-Model of Network-on-Chip (2010)
Proceedings : Design, Automation, and Test in Europe Conference and Exhibition
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))
BBVC-3D-NoC: An Efficient 3D NoC Architecture Using Bidirectional Bisynchronous Vertical Channels (2010)
IEEE Computer Society Annual Symposium on VLSI
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))
Hierarchical Agent Monitored Parallel On-Chip System: A Novel Design Paradigm and Its Formal Specification (2010)
International Journal of Embedded and Real-Time Communication Systems
(Vertaisarvioitu alkuperäisartikkeli tai data-artikkeli tieteellisessä aikakauslehdessä (A1))
Monitoring and Reconfiguration Techniques for Power Supply Variation Tolerant on-Chip Links (2010)
IEEE International Symposium on Circuits and Systems. Proceedings
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))