Juha
Plosila
professori, robotiikka ja autonomiset järjestelmät
Head of the Robotics and Autonomous Systems Unit
Linkit
Julkaisut
BBVC-3D-NoC: An Efficient 3D NoC Architecture Using Bidirectional Bisynchronous Vertical Channels (2010)
IEEE Computer Society Annual Symposium on VLSI
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))
Hierarchical Agent Monitored Parallel On-Chip System: A Novel Design Paradigm and Its Formal Specification (2010)
International Journal of Embedded and Real-Time Communication Systems
(Vertaisarvioitu alkuperäisartikkeli tai data-artikkeli tieteellisessä aikakauslehdessä (A1))
Monitoring and Reconfiguration Techniques for Power Supply Variation Tolerant on-Chip Links (2010)
IEEE International Symposium on Circuits and Systems. Proceedings
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))
Power and Performance Optimization of Voltage/Frequency Island-Based Networks-on-Chip Using Reconfigurable Synchronous/Bi-Synchronous FIFOs (2010)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))Developing Reconfigurable FIFOs to Optimize Power/Performance of Voltage/Frequency Island-Based Networks-on-Chip (2010)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))An Efficient VFI-Based NoC Architecture Using Johnson-Encoded Reconfigurable FIFOs (2010)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))Exploring a Low-Cost Inter-layer Communication Scheme for 3D Networks-on-Chip (2010)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))Self-Timed Thermal Sensing and Monitoring of Multicore Systems (2009)
IEEE Design and Diagnostics of Electronic Circuits and Systems (DDECS)
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))
Fansi: Fault tolerant Network-on-Chip simulator (2009)
(Julkaistu kehittämis- tai tutkimusraportti taikka -selvitys (D4))Multi Network Interface Architectures for Fault Tolerant Network-on-Chip (2009)
International Symposium on Signals, Circuits and Systems
(Vertaisarvioitu artikkeli konferenssijulkaisussa (A4))